Registro de e-mail de alunos

Pesquisar este blog

quinta-feira, 21 de maio de 2009

LEDI1) 6 - Flip Flop

Nome:
_____________________________________________ 
Eletrônica
Geral – MECATRÔNICA – Professor Benini

LISTA DE EXERCÍCIOS

  1. Para os Flip Flops
    apresentados nas figuras seguintes, preencher no espaço
    pertinente à saída Q do gráfico segundo os
    sinais de entrada do componente.


Observação:
CLK é o clock; PRT é a entrada assíncrona
(independe do clock) PRESET; e CLR é o RESET ou também
conhecido como CLEAR, também é uma entrada assíncrona
(independe do clock). Quando houver uma entrada barrada, equivale ao
símbolo de nível lógico de ativação
com zero, ou seja, à bolinha.



Figura 1 – Lembrar que a saída independe do clock
(IGNORAR CLK, PRT e CLR NO GRÁFICO ABAIXO)






Preencher
resposta da Figura 1 no gráfico acima





Figura
2 – Flip Flop sensível a nível (NÃO É
BORDA).



Preencher resposta da Figura 2 no gráfico acima,
comparar com o resultado da Figura 1





Figura
3 – Flip Flop sensível a borda de descida com CLEAR e
PRESET





Preencher
resposta da Figura 3 no gráfico acima







Figura
4 – Flip Flop sensível a borda de subida com CLEAR e
PRESET







Preencher
resposta da Figura 4 no gráfico acima, comparar com o
resultado da Figura 3








Figura 5 – Transmissão serial para paralelo (ignorar PRE
e CLR)







Preencher
resposta da Figura 5 no gráfico acima, considerar saídas
inicialmente zero








Figura 6 – contador de pulso







Preencher
resposta da Figura 6 no gráfico acima, considerar saídas
inicialmente zero




LELG1) 6 - Corrente Alternada





  1. Calcular
    a potência do chuveiro elétrico residencial onde a
    tensão de pico da rede elétrica é de 155,5 Vp
    e a resistência do chuveiro é igual a 6Ω.
Resposta:
2.017W

  1. Para
    um secador de cabelo, qual será a resistência do
    filamento necessária para o mesmo atingir 100W de potência?
    Considerar a tensão da rede elétrica observada através
    do osciloscópio com tensão de pico igual a 179,6Vp.
Resposta:
161,3Ω

  1. Projetar
    uma estação de solda de 300W para funcionar na rede
    elétrica de 220V.
Resposta:
161,3Ω

  1. Para
    quanto deve ser ajustado a tensão de pico de um gerador de
    função a 60 Hz a fim de se obter uma potência de
    5W sobre um resistor de 5Ω?
Resposta:
7,07Vp


  1. Para
    o circuito das figuras seguintes, assumir as respectivas
    capacitâncias C1=1µF, C2=10µF e C3=100nF. Calcular
    a reatância total para cada uma das seguintes freqüências:

  1. F = 10Hz

  2. F = 100Hz

  3. F = 1000Hz

  4. F = 1MHz
Figura 1.
Resposta: a) 176751,6Ω; b) 17666,2Ω;
c) 1766,6Ω; d) 1,8Ω

Figura 2.
Resposta: a) 1433,8Ω; b) 143,4Ω; c)
14,3Ω; d) 0,014Ω

Figura 3.
Resposta: a) 160601,8Ω; b) 16060,2Ω;
c) 1606,01Ω; d) 1,6Ω


  1. Encontrar a reatância indutiva de cada indutor nos circuitos
    das figuras abaixo bem como a reatância indutiva total:

Figura 4 – L1=2mH, L2=4mH e L3=8mH; F=1kHz; V=1V
Resposta: X1=12,57Ω; X2=25,13Ω;
X3=50,26Ω; Xeq=87,96Ω

Figura 5 – L1=11mH, L2=110mH e L3=1,1mH; F=60Hz; V=100V
Resposta: X1=4,15Ω; X2=41,47Ω;
X3=0,41Ω; Xeq=0,37Ω

Figura 6 – L1=100µH, L2=227µH e L3=1µH;
F=1MHz; V=220V
Resposta: X1=628,32Ω; X2=1426,28Ω;
X3=6,28Ω; Xeq=1432,5Ω

  1. Encontre a impedância dos circuitos apresentados a seguir:
Figura 7 – Frequência igual a 20kHz
Resposta: Z=0,79Ω 
Figura 8 - Frequência igual a 5kHz e depois para freqüência
igual a 50MHz
Resposta: Z=10kΩ e Z=11.810,10Ω

Figura 9 – F=60Hz; F=1kHz; F=98kHz e F=10MHz
Resposta: Z=7,54mΩ; Z=124,7mΩ;
Z=160,3mΩ e Z=1,59mΩ

quarta-feira, 13 de maio de 2009

sábado, 2 de maio de 2009

LEDI1) 5 – Mapas de Karnaugh, codificadores, decodificadores e multiplexadores

Nome: _____________________________________________________
Eletrônica Digital – MECATRÔNICA – Professor Benini
LISTA DE EXERCÍCIOS


1) Em relação à tabela verdade de um decodificador BCD para sete segmentos (a, b, c, d, e, f, g), onde a entrada é de 4 bits, montar a expressão lógica de cada segmento em função das entradas usando Mapas de Karnaugh:

Observação1: A tabela pode ser encontrada na última tabela da página 86 da apostila, para as entradas com valores maior do que 9 (10012) a tabela deve ser zero.

Observação2: Será convencionado aqui que o símbolo @ representa a expressão XOR

Observação3: Aqui a porta inversora será representada com sublinhado

Resposta:

a=B.C.D + D.(B+A@C)

b=D.(C+A@B)+B+C

c=D.(A+B+C)+B+C

d=D.[B.(A.C)+A.B.C]+(B+C).(A+D)

e=A.[B.D+(B+C)]

f=(B+C).(A+D)+D.C.A.B

g=A.B.D.C+C.(B@D)



2) Usando Mapas de Karnaugh dê a expressão de um codificador lógico de 4 entradas e 3 saídas. Considerar as entradas S1, S2, S3 e S4 e a saída codificada como A, B e C, sendo A o bit menos significativo. Quando não houver nenhum sinal nas entradas o sinal codificado deve ser 0.

Resposta:

A=(S4+S2).(S3@S1)

B=(S4+S1).(S3@S2)

C=S4.(S3+S2+S1)

3) Monte o circuito lógico de um multiplexador elementar de 2 entradas e endereçamento de 1 bit.



4) Usando o multiplexador da questão anterior como um bloco, monte outro multiplexador, usando quantos blocos for necessários, para criar outro multiplexador de quatro entradas e endereçamento de 2 bits.



5) Usando um multiplexador de 9 entradas e endereçamento de 4 bits, desenhe o esquemático que funcione conforme a tabela verdade do segmento c do decodificador BCD para sete segmentos.



Observação para as questões 3, 4 e 5: não é possível colocar as respostas para essas questões.